نوشته شده توسط : زپو

 برق 19. جمع کننده کامل 1 بیتی زیر آستانه ای در فناوری CMOS 65 نانومتری


جمع کننده کامل 1 بیتی زیر آستانه ای در فناوری CMOS 65 نانومتریچکیده در این مقاله، جمع کننده کامل (FA) نوینی ارائه می‌گردد که برای عملکرد با توانهای بسیار پایین بهینه سازی شده است. مدار مذکور، بر پایه گیتهای XOR اصلاح شده‌ای طراحی گشته که با هدف کمینه سازی مصرف توان در ناحیه زیرآستانه‌ای عمل می کنند. نتایج شبیه سازی شده با مدلهای استاندارد CMOS 65 نانومتر انجام شده است. نتایج شبیه سازی، یک بهبود 5 تا 20 درصدی را در بازه فرکانسی 1Khz تا 20MHz و ولتاژهای تغذیه زیر 0.3V نشان میدهد. مقدمه تغییر مقیاس ولتاژ تغذیه  یکی از موثرترین راهها در کاهش مصرف توان مدارهای دیجیتال است. کارایی این روش بعلت وجود رابطه درجه دوم میان مصرف توان دینامیک و ولتاژ تغذیه می باشد. اما در این روش، عملکرد مدار به خاطر رابطه معکوس تاخیر مدار با سطح جریان کاهش می یابد. به همین علت، ولتاژ آستانه را در فرایندهای زیرمیکرونی عمیق برای رفع این مشکل کاهش می دهند. کاهش ولتاژ آستانه، منجر به افزایش نمایی جریان زیرآستانه  می‌گردد که امکان استفاده از این ناحیه (زیرآستانه) را در مدارهای منطقی ارزیابی   - با کران نویز قابل قبول - می دهد. بدون اعمال روشهای خاص، عملکرد زیرآستانه ای سبب کاهش سرعت پاسخگویی (به سبب کاهش جریان) می شود. جریان مورد ارزیابی در این حالت، جریانی است که در ولتاژ گیت –سورس کوچکتر یا مساوی ولتاژ آستانه و ولتاژ تغذیه نزدیک به ولتاژ آستانه رخ می دهد. همانطور که در شکل 1 مشاهده می شود، نسبت I_on (وقتی ترانزیستور در حال ارزیابی است) به I_off (وقتی ولتاژ گیت-سورس صفر یا نزدیک صفر است) در مقایسه با Ion/Ioff در ولتاژهای تغذیه‌ی بالا، کوچکتر است. با این حال، در کاربردهای با مصرف توان بسیار پایین (مثل ایمپلنتها یا حسگرهای بدون سیم)، سرعت کاری دغدغه اصلی طراحی نیست، زیرا قیود پهنای باندی در این موارد با مسامحه اعمال می گردد. برای این کاربردها، مهمترین هدف طراحی بهینه سازی بمنظور مصرف توان پایین است. جمع دو بیت A و B با بیت نقلی Cin، بیت SUM (مجموع)  و بیت خروجی نقلی Cout را تولید می‌کند. 

خرید و دانلود  برق 19. جمع کننده کامل 1 بیتی زیر آستانه ای در فناوری CMOS 65 نانومتری




:: برچسب‌ها: نانومتر , جمع کننده , جمع کننده کامل 1 بیتی زیر آستانه ای در فناوری CMOS 65 نانومتری , Bit Sub Threshold Full Adders in 65nm CMOS Technology , ترانزیستور , گیت , ایمپلنت , مقاله برق , مقاله انگلیسی برق , مقاله انگلیسی برق با ترجمه , مقاله انگلیسی برق و الکترونیک , مقاله انگلیسی برق با ترجمه فارسی ,
:: بازدید از این مطلب : 59
|
امتیاز مطلب : 0
|
تعداد امتیازدهندگان : 0
|
مجموع امتیاز : 0
تاریخ انتشار : سه شنبه 21 ارديبهشت 1395 | نظرات ()
نوشته شده توسط : زپو

 دانلود پروژه کارشناسی برق بررسی FPGA و كاربردهای آن


عنوان پروژه: بررسي FPGA و كاربردهاي آن
قالب فایل: WORD
تعداد صفحات: 58 صفحه

فهرست مطالب:

مقدمه

ساختار كلي   FPGA

مقايسه FPGA با MPGA

مراحل پياده سازي يك طرح بر روي FPGA

جايگزيني و سيم كشي اتصالات داخلي

انواع متفاوت معماري هاي FPGA

معيارهاي اساسي انتخاب واستفاده ازFPGA

تكنولوژي هاي مختلف برنامه ريزي

استفاده از S RAM

استفاده از Anti_Fuse

استفاده از تكنولوژي هاي گيت شناور( E EPROM, EPROM  )

معماري بلوكهاي منطقي

اثر معماري بلوكهاي منطقي بر كارايي FPGA

معماري اتصالات قابل برنامه ريزي

تراشه هاي قابل بر نامه ريزي CPLD

مقايسه FPGA ها و CPLD ها

انواع PLD ها

مقايسه معماري CPLD ها و FPGA ها

مقايسه CPLD ها و FPGA از نظر اتصالات داخلي

بهره برداري از گيت هاي منطقي

تكنولوژي ساخت تراشه

زبان توصيف سخت افزاري AHDL

نمادها

اسامي در AHDL

گروهها

محدوده و زير محدوده گروهها

عبارات بولي

عملگرهاي منطقي

عملگرهاي حسابي

مقايسه گرها

حق تقدم در عملگرهاي بولي و مقايسه گرها

گيتهاي استاندارد(ساده)

بافر TRI

ماكروفانكشن ها

پورتها

نگاهي گذرا به VHDL

ويژگيهاي زبان VHDL

دستورات زبان VHDL

مراحل پياده‌سازي برنامه‌هاي  VHDL در FPGA


* در مقدمه پروژه چنین می خوانیم:

امروزه  با پيشرفت در زمينه ساخت قطعات قابل برنامه ريزي در روشهاي طراحي  سخت افزار تكنولوژي V LSIجايگزين SSI شده است.رشد سريع الكترونيك سبب شده است تا امكان طراحي با مدارهاي مجتمعي فراهم شود كه درآنها استفاده از قابليت مدار مجتمع با تراكم بالا و كاربرد خاص نسبت به ساير كاربردهاي ان اهميت بيشتري دارد. از اينرواخيرا مدارهاي مجتمع با كاربرد خاص(  Integrated Circuit (Application  Specific به عنوان راه حل مناسبي مورد توجه قرار گرفته است(ASIC) وروشهاي متنوعي در توليداين تراشه ها پديدآمده است.در يك جمع بندي كلي مزاياي طراحي به روش A SIC عبارت است از :

كاهش ابعاد و حجم سيستمكاهش هزينه و افزايش قابليت اطمينان سيستم كه اين امر ناشي ازآن است كه بخش بزرگي از يك طرح به داخل تراشه منتقل ميشود وسبب كاهش زمان ، هزينه مونتاژ راه اندازي ونگهداري طرح مي شود و در نتيجه قابليت اطمينان بالا ميرود.كاهش مد ت زمان  طراحي وساخت وعرضه به بازاركاهش توان مصرفي ,نويز واغتشاشحفاظت از طرح:سيستم هايي مه با استفاده از تراشه هاي استاندارد ساخته مي شوند به علت وجود اطلاعات كامل در مورد اين تراشه ها به راحتي از طريق مهندسي معكوس قابل شناسايي و مشابه سازي هستند.در عين حال امنيت طرح در تجارت از اهميت زيادي بر خوردار است و اكثر طراحان مايلند تا از اين بابت اطمينان حاصل كنند .

اولين تراشه قابل برنامه ريزي كه به بازار عرضه شد ، حافظه هاي فقط خواندني برنامه پذير PROM)) بود كه خطوط آدرس به عنوان ورودي وخطوط داده به عنوان خروجي اين تراشه ها تلقي مي شد. PROM شامل  دسته اي از گيتهاي  AND ثابت شده(غير قابل برنامه ريزي ) كه به صورت رمز گشا بسته شده اند و نيز يك ارايه O R قابل برنامه ريزي  است.

از آنجايي كه PROM داراي قابليت هاي لازم براي پياده سازي مدارهاي منطقي نمي باشد، از اين تراشه ها بيشتر به عنوان حافظه هاي قابل برنامه ريزي استفاده مي شود.

اين قطعات داراي دو آرايه قابل برنامه  ريزي AND,OR هستند .در سال 1920 Philips, ساختار PLA  را به بازار عرضه كرد كه دواشكال ان  هزينه گران ساخت ان وسرعت كم آن بود.

شركت Memories   Monolitic  براي پوشش دادن اشكالات PLA ساختار آرايه قابل  برنامه ريزي منطقي PAL را به بازار عرضه كرد. PAL شامل  يك آرايه AND قابل برنامه ريزي و يك OR تثبيت شده است.

PALهاي استاندارد،آرايشهاي متفاوتي دارند كه هر يك از آنها توسط عددي يكتا مشخص مي شوند.اين عدد هميشه  با پيشوند PAL  شروع مي- شود .دو رقم بعدازPAL , تعداد وروديها را نشان مي دهد كه شامل خروجيهايي است كه به صورت ورودي به كار روند.حرف بعد از تعداد وروديها نوع خروجي را نشان مي دهد:

L  يعني فعال پايين,  H  يعني فعال بالا و  P يعني قابل برنامه ريزي .

يك يا دو عد د بعدي كه بعد از نوع خروجي قرار مي گيرد،تعداد خروجيهاست. به عنوان مثال PAL10L8  داراي 10 ورودي و8 خروجي فعال پايين است.

علاوه بر اين شماره  PALمي تواند  پسوند هايي براي تعيين سرعت ،نوع بسته بندي و حوزه حرارتي داشته باشد.

بعد از PAL، يكي از تراشه هاي منطقي قابل برنامه ريزي PLD(Programable Logic Device) كه در بسياري از كاربرد ها،جايگزين مدارهاي MSI,LSI  با عنوان  آرايه عمومي منطقي GAL)) به بازار عرضه شد.

GAL(Generic Array Logic) شامل آرايه اي قابل برنامه ريزي از گيت هاي AND است كه به گيتهاي  OR متصل شده است.

درGAL به جاي فيوزاز سلولهايي از نوع CMOS كه قابل پاك شدن  به صورت الكتريكي هستند (E2CMOS) هستند استفاده شده است.

GAL آرايشهاي متنوعي  دارد  كه هر يك توسط  شماره  يكتايي مشخص مي شود.اين شماره ،همواره با پيشوند GAL آغاز ميشود دو رقم اوليه كه بعد از پيشوند GAL مي آيد تعداد وروديها را نشان مي دهند كه  خروجيها يي كه ميتوانند به عنوان ورودي نيز به كار روند را در بر دارد.حرف V كه بعد از وروديها مي ايد،خروجي متغير و يك يا دو رقم بعد از آن، تعداد خروجيها را نشان مي دهد.

به عنوان مثال GAL1 6V 8 داراي 16 ورودي و 8 خروجي متغير است.

به همراه تراشه هاي قابل برنامه ريزي ASIC قابل ماسك MPGA(Masked Programmable Gate Array) نيز شروع به رشد كرد كه به صورت ارايه أي  از ترانزيستور هاي پيش ساخته هستند و براي پياده سازي مدارهاي منطقي ، در كارخانه هاي سازنده به يكديگر متصل مي شوند.ظرفيت آنها طي ده سال ، از  حدود هزار گيت به مرز چند ده هزار گيت رسيد.

پيشرفت در ابزار هاي طراحي  و نيز تراشه هاي قابل برنا مه ريزي منجر به عرضه FPGA شد.

امروزه FPGA ها از نظر تكنولوژي در زمره بزرگترين مدارهاي مجتمع موجود در بازار هستند.مثلا محصولات Altera  از سري FLEX10K با تكنولوژي نيم ميكرون ، حدود ده ميليون ترانزيستور را در گستره أي به ابعاد  1.8cmدر 1.5 cmجاي داده اند.

گر چه اين محصولات  ظرفيتي  بيش از 300000 گيت و300 پايه I/ /O  را به كاربر عرضه مي كند ولي با اين همه هنوز از تراشه هايي چون 1 6V8  و نيز سري   74LS00استفاده فراواني به عمل مي ايد. با وجود اينكه مي توان 7000 نوع از تراشه  اخير در يك FPGA معمولي جاي داد.

بيشتر FPGA ها ي مورد استفاده ظرفيتي حدود 8000 گيت دارند .از       هاي بزرگتر براي ساخت نمونه هاي اوليه  به منظور پياده سازي نهايي  با MPGA ها استفاده مي گردد .

اين امكان نتيجه پيشرفت در نرم افزار هاي طراحي است كه ميتوانند مستقل از تراشه نهايي طراحي را انجام دهند و در نهايت طراح مي تواند تصميم بگيرد كه طرح با FPGA يا MPGA پياده سازي گردد .

به نظر مي رسد كه در آينده ، ايده FPGA همچنان قوام بيشتري به خود گرفته و با ايجاد ابزارهاي طراحي قويتر كه دستورات پيشرفته تري از  VHDL(Very Hardware Description Languages) و AHDL  (Altera Hardware  Description  Languages) را پشتيباني مي كنند، راه براي  به كار گيري هر چه بيشتر  اين گونه تراشه ها هموار گردد.طليعه اين گونه پيشرفت ها را مي توان درتراشه ها ي بسيار پيشرفته (FIPSOC (Fild ed  Programmable System On Chip مشاهده كرد.


خرید و دانلود  دانلود پروژه کارشناسی برق بررسی FPGA و كاربردهای آن




:: برچسب‌ها: FPGA , معماري بلوكهاي منطقي , CPLD , زبان VHDL , گیت , AHDL ,
:: بازدید از این مطلب : 130
|
امتیاز مطلب : 0
|
تعداد امتیازدهندگان : 0
|
مجموع امتیاز : 0
تاریخ انتشار : سه شنبه 11 خرداد 1395 | نظرات ()
نوشته شده توسط : زپو

 شبیه سازی سیستم اعلان و اطفاء حریق با قابلیت تماس با آتش نشانی با گیت منطقی و بدون برنامه نویسی


این پروژه با نرم افزار پروتیوس ورژن 8.3 انجام شده و توصیه می شود با همین ورژن و بالاتر مشاهده شود.این پروژه دارای 6 سنسور دما و گاز و دود می باشد و همچنین در چند مرحله قابلیت اطفاء حریق در مکانهای مورد نظر را دارا می باشد.مدار مورد نظر مجهز به مدار کنترل آب و سیستم تماس با آتش نشانی می باشد.لازم به ذکر است که در شبیه ساز پروتیوس بدلیل موجود نبودن سنسور دود و گاز از المان مشابه استفاده شده است.همچنین شما می توانید میزان حساسیت سنسور ها را کنترل و تنظیم کنید.امیدوارم مورد رضایت شما واقع شود.طراح و سازنده: سهیل احمدی

خرید و دانلود  شبیه سازی سیستم اعلان و اطفاء حریق با قابلیت تماس با آتش نشانی با گیت منطقی و بدون برنامه نویسی




:: برچسب‌ها: مدرا , مدار , پروژه , شبیه سازی , شبیه ساز , برنامه , بدون برنامه , گیت , منطق , گیت منطقی , سیستم , دما , گاز , دود , سیستم اعلان حریق , اعلان , حریق , اطفا , اطفا حریق , سیستم اعلان و اطفا حریق , تماس , 125 , آتش نشانی , سیستم اعلان و اطفا حریق با تماس , ویژه , lm35 , میکروکنترلر , میکرو , برنامه نویسی , دانلود ,
:: بازدید از این مطلب : 124
|
امتیاز مطلب : 0
|
تعداد امتیازدهندگان : 0
|
مجموع امتیاز : 0
تاریخ انتشار : دو شنبه 14 خرداد 1395 | نظرات ()
نوشته شده توسط : زپو

 شبیه سازی قفل دیجیتال با گیت منطقی و بدون برنامه نویسی


پروژه موردنظر شبیه سازی قفل دیجیتال می باشد.
این مدار بدون برنامه نویسی و بدون استفاده از میکروکنترلر طراحی و شبیه سازی شده است.تمامی المانهای مدار به روش منطقی انجام شده.رمز قفل که با کی پد باید وارد بشه 1394 می باشد.ضمناً پروژه مورد نظر با نرم افزار شبیه ساز پروتیوس ورژن 8.3 انجام شده است.توصیه می شود با این ورژن  و بالاتر مشاهده کنید.امیدواریم مورد رضایت شما قرار گیرد.طراح و سازنده: سهیل احمدی

خرید و دانلود  شبیه سازی قفل دیجیتال با گیت منطقی و بدون برنامه نویسی




:: برچسب‌ها: مدار , شبیه , ساز , شبیه سازی , مدار شبیه ساز , پروژه , قفل , دیجیتال , قفل دیجیتال , رمز , قفل رمز دار , قفل رمزدار , رمزدار , برنامه , پروتیوس , دانلود , منطق , مدار منطقی , منطقی , گیت , گیت منطقی , معماری کامپیوتر , قفل بدون برنامه , میکرو , میکروکنترلر ,
:: بازدید از این مطلب : 194
|
امتیاز مطلب : 0
|
تعداد امتیازدهندگان : 0
|
مجموع امتیاز : 0
تاریخ انتشار : دو شنبه 16 خرداد 1395 | نظرات ()
نوشته شده توسط : زپو

 رمان بیلی بات گیت برنده جایزه برترین رمان سال در یک فایل pdf و مختص کامپیوتر است لذت ببرید


---

خرید و دانلود  رمان بیلی بات گیت برنده جایزه برترین رمان سال در یک فایل pdf و مختص کامپیوتر است لذت ببرید




:: برچسب‌ها: رمان , بیلی , بات , گیت , برنده , جایزه , برترین , سال , در , یک , فایل , pdf , و , مختص , کامپیوتر , است , لذت ,
:: بازدید از این مطلب : 180
|
امتیاز مطلب : 0
|
تعداد امتیازدهندگان : 0
|
مجموع امتیاز : 0
تاریخ انتشار : دو شنبه 9 خرداد 1395 | نظرات ()

صفحه قبل 1 2 3 4 5 ... 6341 صفحه بعد